Genealplus Website requires enable JavaScript!


How to enable JavaScript? Look here

凌通科技股份有限公司

网站及个人资料使用同意条款


欢迎使用Generalplus网站 (以下简称“本网站”)。在您注册前,请详细阅读以下内容,若您同意遵守以下条款以及我们的隐私政策,请勾选『我已了解上述条款』并继续注册。如果您不同意这些条款的任何部分,请立即停止使用本网站。
本网站的使用须遵守以下使用条款:
  • 本网站的内容仅供参考及一般使用。
  • 本网站将基于数据处理及信息供应服务的目的(以下简称“目的”),收集、处理和使用注册者的个人信息,包括但不限于注册者的姓名、国籍、生日、身份证号码、电话号码、电子邮件地址、职业、职称。注册者有权查询、阅览、要求提供复制本、补充或更改个人信息,并有权于本条款目的消失后,通知本网站停止收集、处理、利用或删除个人信息
  • 本网站可能会使用cookies来储存浏览偏好,若注册者允许使用cookie,本网站会储存部份个人浏览偏好供本网站或中介第三方使用。
  • 本网站对其所提供的信息之准确性、及时性、完整性或适用性均不提供任何保证及担保,敬请知悉本网站所提供的内容有可能包含了不准确或错误。于法律规范内,本网站排除不准确或错误的责任。
  • 注册者对于使用本网站上任何信息的结果,完全由注册者自行承担,本网站不承担任何责任。注册者有责任确保经由本网站取得的任何产品、服务或信息是否满足特定需求。
  • 本网站所有信息:包含设计、布局、外观、图形、档案…等,皆需被授权。除版权声明所述的情形外,禁止复制、再制及未被授权之传播,版权声明亦被视为本条款的一部份。
  • 注册者操作本网站而产生的所有相关版权信息,其版权归属仍属本网站,并不代表版权移转。
  • 若使用本网站未经授权信息(包含设计、布局、外观、图形、档案…等),若发生侵权伤害,本网站可提出告诉,并发出法律诉讼,包括民事损失索赔或刑事诉讼。
  • 本网站内可能含有其他网站的连接,此类连接是为了提供进一步的信息。本网站不保证此类网站是否具危害性,及对于连接的网站不具担保责任。
  • 本网站可不经个别通知修改本条款的内容,任何修订后的结果,直接公布于本网站上。若注册者不同意任何修改,请停止使用本网站,并行使应有权利:要求本网站停止收集、处理或使用个人资料。若未提出异议时,则视同注册者已同意条款之修正,并已知悉。
  • 对本网站的使用以及因使用本网站而引起的任何争议,均受台湾法律的约束。


版权声明
本网站及其内容和图片均为Generalplus Technology Inc.版权所有 - cGeneralplus Technology Inc. 2016.保留所有权利。

除了以下情形外,禁止以任何形式重新分发或复制部份或全部的内容:
  • 在个人和非商业用途情形下,可以打印或下载
  • 在认知网站来源的情形下,可以将内容复制到个人第三方以供个人使用

除非获得本网站的明确书面同意,否则注册者不得散布或商业利用该内容,也不得将其传输或储存至其他网站或其他形式的电子文件系统。







* : 必填
*所属区域
*Email 电子邮箱
*密码
*确认密码
*名字
*姓氏
电话
职业
公司名称
项目信息
项目中主要使用的IC
500字以內
*检核码



旧密码

新密码

确认密码

产品资讯 - GPM8F3331B



GPM8F3331B


PackageMemory (Byte) Flash/ EEPROMMemory (Byte) RAM IDM/XDMTimer CCP 16bitCPU Iosc MhzCPU Xtal MhzPeripheral IOPeripheral PWMPeripheral OPPeripheral CMPPeripheral ADC 12bPeripheral UART/SPI/I2CPeripheral PreDriver for SOCNote
QFN3232K256/3K365.3824824232131/0/1-V=2.4~5.5V LVR:12.4V, 2.8V, 3.2V, 4.2V



General Description

GPM8F3331B, a highly integrated microcontroller, features a pipelined 1T 8051-based CPU, 3K-byte XRAM, 256-byte IDM SRAM, and 32K-byte program FLASH into a single chip.  It supports up to 29 programmable multi-functional I/Os, Timer0/1/A/B/C, UART0 ,SPI,  I2C (master/slaver), 3 sets internal gain OP, 2 sets of Comparator, 65.3824MHz PLL, XTAL8M , IOSC32K and 1 set of 13-channle SAR ADC with 12-bit resolution for application. It operates over a wide voltage range of 2.4V - 5.5V with variety of clock sources.  It also provides one power saving mode in power management unit to manage power consumption more efficiently. Moreover, there is an on-chip debug circuit with two pins equipped to facilitate a full speed in-system debug while in application development phase.


Features

  • CPU
    • High speed and high performance 1T 8051-based CPU
      • 100% software compatible with industry standard 8051
      • Pipeline RISC architecture to execute instructions 10 times faster than standard 8051
      • Up to 65.3824MHz clock operation
  • Memory
    • 3K bytes XRAM
    • 256 bytes internal Data Memory (IDM) SRAM
    • 32K bytes FLASH with high endurance
      • Minimum 100,000 program/erase cycles
      • Minimum 10 years data retention
      • 512 Byte page size
    • Programmable read only level for software security
  • Clock Management
    • Internal oscillator: 8MHz±2% @ 4V~5.5V
    • Internal oscillator with PLL: 65.3824 / 63.85 / 60.019 / 52.357 MHz
    • Crystal input with 8MHz
    • Internal oscillator: 32KHz ± 50% @ 4V~5.5V
  • Power Management
    • One Sleep mode for power saving
  • Interrupt Management
    • 12 interrupt sources
    • 2 external interrupt sources
  • Reset Management
    • Power On Reset (POR)
    • Low Voltage Reset (LVR)
    • Pad Reset (PAD_RST)
    • Watchdog Reset (WDT_RST)
    • Software Reset (S/W_RST)
    • FLASH Access Error Reset (ADDR_ERR_RST)
  • Programmable Watchdog Timer
    • A time-base generator
    • An event timer
    • System supervisor
  • Three Ops
    • Internal gain included
    • Resistance between OP_O and CMP_N/ CMP_P input path included
  • Two Comparator
    • Programmable hysteresis and de-bounce select
    • Programmable input source select.
  • I/O Ports
    • 29 multifunction bi-direction I/Os
    • Each incorporates with pull-up resistor, pull-down resistor, output high, output low , output driving capability and floating input, determined by user’s settings at the corresponding registers
    • I/O ports with 15mA or 8mA current sink @ VDD = 5V
    • I/O ports with 15mA or 8mA current drive @ VDD = 5V
  • Two 16-bit Timers/Counters (Timer 0/1)
    • Timer mode with selectable clock sources
    • Auto reload 8-bit timers
  • Three Powerful Timers: TimerA / TimerB / TimerC, with 16-bit Compare / Capture / PWM Unit
    • Timer mode with selectable clock source
    • Auto-reload 16-bit timers
    • Event capturing
    • Pulse width modulation and measurement
    • TimerA providing 4 channels PWM/Capture
    • TimerB providing 2 channels PWM/Capture
    • TimerC providing 2 channels Capture
  • UART0
    • One synchronous mode
    • Three asynchronous modes
  • SPI (master / slaver mode)
    • Programmable phase and polarity of master clock
    • Programmable master SPI clock frequency
  • I2C (master / slaver mode)
    • Programmable master I2C clock frequency
    • Max I2C clock: 400 KHz
  • A/D Converter
    • One 13-channel 12-bit resolution ADC
    • Supports programmable sample & hold and ADC clock function
    • Control independent per set
    • Internal VSS channel
    • Offset calibration
    • Direct memory access from ADC to XRAM
  • Built-in Low Voltage Reset
    • Trigger level: 2.4V, 2.8V, 3.2V, 4.2V
  • Built-in Low Voltage Detection
    • Programmable level: 2.6V, 3.0V, 3.4V, 4.4V
  • On-chip Debug Unit
    • C compatible development tools

请输入答案后下载档案