Genealplus Website requires enable JavaScript!


How to enable JavaScript? Look here

凌通科技股份有限公司

网站及个人资料使用同意条款


欢迎使用Generalplus网站 (以下简称“本网站”)。在您注册前,请详细阅读以下内容,若您同意遵守以下条款以及我们的隐私政策,请勾选『我已了解上述条款』并继续注册。如果您不同意这些条款的任何部分,请立即停止使用本网站。
本网站的使用须遵守以下使用条款:
  • 本网站的内容仅供参考及一般使用。
  • 本网站将基于数据处理及信息供应服务的目的(以下简称“目的”),收集、处理和使用注册者的个人信息,包括但不限于注册者的姓名、国籍、生日、身份证号码、电话号码、电子邮件地址、职业、职称。注册者有权查询、阅览、要求提供复制本、补充或更改个人信息,并有权于本条款目的消失后,通知本网站停止收集、处理、利用或删除个人信息
  • 本网站可能会使用cookies来储存浏览偏好,若注册者允许使用cookie,本网站会储存部份个人浏览偏好供本网站或中介第三方使用。
  • 本网站对其所提供的信息之准确性、及时性、完整性或适用性均不提供任何保证及担保,敬请知悉本网站所提供的内容有可能包含了不准确或错误。于法律规范内,本网站排除不准确或错误的责任。
  • 注册者对于使用本网站上任何信息的结果,完全由注册者自行承担,本网站不承担任何责任。注册者有责任确保经由本网站取得的任何产品、服务或信息是否满足特定需求。
  • 本网站所有信息:包含设计、布局、外观、图形、档案…等,皆需被授权。除版权声明所述的情形外,禁止复制、再制及未被授权之传播,版权声明亦被视为本条款的一部份。
  • 注册者操作本网站而产生的所有相关版权信息,其版权归属仍属本网站,并不代表版权移转。
  • 若使用本网站未经授权信息(包含设计、布局、外观、图形、档案…等),若发生侵权伤害,本网站可提出告诉,并发出法律诉讼,包括民事损失索赔或刑事诉讼。
  • 本网站内可能含有其他网站的连接,此类连接是为了提供进一步的信息。本网站不保证此类网站是否具危害性,及对于连接的网站不具担保责任。
  • 本网站可不经个别通知修改本条款的内容,任何修订后的结果,直接公布于本网站上。若注册者不同意任何修改,请停止使用本网站,并行使应有权利:要求本网站停止收集、处理或使用个人资料。若未提出异议时,则视同注册者已同意条款之修正,并已知悉。
  • 对本网站的使用以及因使用本网站而引起的任何争议,均受台湾法律的约束。


版权声明
本网站及其内容和图片均为Generalplus Technology Inc.版权所有 - cGeneralplus Technology Inc. 2016.保留所有权利。

除了以下情形外,禁止以任何形式重新分发或复制部份或全部的内容:
  • 在个人和非商业用途情形下,可以打印或下载
  • 在认知网站来源的情形下,可以将内容复制到个人第三方以供个人使用

除非获得本网站的明确书面同意,否则注册者不得散布或商业利用该内容,也不得将其传输或储存至其他网站或其他形式的电子文件系统。







* : 必填
*所属区域
*Email 电子邮箱
*密码
*确认密码
*名字
*姓氏
电话
职业
公司名称
项目信息
项目中主要使用的IC
500字以內
*检核码



旧密码

新密码

确认密码

产品资讯 - GPL95100UB//UB1



GPL95100UB//UB1


Working Voltage (V)Max. CPU Speed (MHz)RAM (Byte)PPUI/OAudio Output (DAC)ADC (Ch)H/W MIDI Channel (SPU)TFT/ CSTN/ STN B&W/ 16 GrayLCD resolutionTouch I/ODeep Halt mode @RTCSPI/ UART/ I2C/PWMUSB2.0 Device/ HostNAND
2.4~5.59620KQVGA,2.5D5816-bitX212bitX816+/-/+/+160x128~ 480x272165uA+/+/+/++/-SLC



General Description

GPL95100UB/UB1, a highly integrated System-on-a-Chip (SoC), is a cost-effective and high performance micro-controller solution for game, education and interactive learning applications. It equips a m’nSP® 2.0 CPU with 8KB I-cache, picture process unit (PPU), 16-channel sound process unit (SPU), SPI Flash controller, NAND FLASH Memory controller with ECC/BCH, two channel DMA controller, USB device, mono STN-LCD and TFT-LCD interface, interrupt controller, and many other useful features. Providing a complete set of common system peripherals, GPL95100UB/UB1 minimizes overall system costs and saves many additional components that other microcontrollers may require. The GPL95100UB development system integrates several powerful tools such as system with C language, assembly compiler, linker, source debugger, and project management function.

 


Features

  • Built-in 16-bit m’nSP® 2.0 microprocessor with:
    • operating speed up to 96MHz.
    • operating voltage from 2.9V to 5.5V.
  • Memories
    • 4K*16-bit I-cache
    • 10K*16-bit RAM, stack area included.
    • Linear mapping and executing program on the external SPI FLASH memory. Both 2-IO mode and 4-IO mode are supported.
    • NAND FLASH controller with 1-bit ECC and 4-bit BCH
  • I/O Ports
    • Max. 58 General Programmable I/O ports (GPIO).
    • Each incorporates with pull-up resistor, pull-down resistor or floating input as programmer’s settings on the corresponding registers
    • 13 high driving I/O ports with LED driving capability and 40mA current sink
  • Clock Management
    • Internal oscillator: 8MHz ±1.5%(typ), @ 2.7V~3.6V
    • 32768Hz Crystal input @ 1.62V~1.98V
    • PLL (Phase-Lock Loop): 8MHz~96MHz, step=4MHz @ 2.7V~3.6V
  • Flexible Power Management (Operating/ Power down/ Wait/ Halt Mode)
    • Operating mode: High performance@96MHz high speed
    • Deep Halt mode: 3.3V/1.8V off and only RTC on with  approx. 5uA current consumption.
    • Wait mode: CPU clock off and system clocks all on
    • Halt mode: CPU and system clocks are all off. Only  RTC, 32768Hz-XTAL, and LDOs modules are active
  • Picture Process Unit (PPU)
    • 3 Text layers + 256 Sprites
    • QVGA output
    • Line-base operation
    • Up to 1024 x 1024 Text Size
  • TFT-LCD controller
    • UPS051 (serial RGB)
    • UPS052 (serial RGB dummy),
    • Parallel RGB
    • I80 (8-bit/16-bit system bus) I/F type
    • CCIR601/CCIR656.
    • Supports various LCD resolutions: 160x128, 220x176, and 320x240
  • Mono and 16-gray STN-LCD controller interface
  • Sound Process Unit (SPU)
    • 16 hardware PCM/ADPCM channels
    • Cache supporting for directly accessing 16-channel wave table on external SPI Flash, 2-channel A1800 playback
  • 16-channel capacitive touch detection
  • Two-channel DMA controller.
  • 29 sources Interrupt Controller.
  • Universal Serial Bus (USB) 2.0 full speed compliant device with built-in transceiver.
  • Watchdog timer.
  • Independent power real-time clock.
  • 11-output x 8-input matrix key scan controller.
  • Eight 16-bit timers.
  • Four re-loadable timers/counters support comparison, PWM, capture and BAM (4-bit angle modulation)
  • SPI master/slave controller.
  • Power controller with on power-on key and one system power enable output pad.
  • Built-in 5.5V to 3.3V regulator, 3.3V to 1.8V regulator, Regulator for touch pad macro and regulator for ADC
  • Low voltage reset(LVR)( 2.4V trigger/2.6V release for 3.3V)
  • IOSC, 96MHz PLL
  • DAC: Two 16-bit DACs (R2R DAC for L-R speaker), 1x14-bit push-pull AMP
  • ADC: Two 12-bit ADCs
    • One for MIC in with PGA and digital AGC
    • One for 8-channel line-in

Data Sheet

GPL95100UBXV13_ds.pdf   复制连结
请输入答案后下载档案